Project Details
Abstract
近年來數位電視廣播(Digital Video Broadcast)的使用將日益普遍;而矽晶片積體電路技術的進步與發展,使得許多數位電視廣播的電路亦可採用矽晶片製程來製作,由於一般CMOS 元件的工作頻率較低,因此目前許多數位電視廣播的接收器是採用SiGe BiCMOS製程製作。然而CMOS 製程發展快速,而且在以往本實驗室所發展CMOS 電路的經驗中我們發覺採用適當的技術應可將數位電視廣播降頻器的大部份電路整合在一單晶片上﹔因此本計畫擬以兩年的時間發展以CMOS 元件製作工作頻率在10GHz 的低雜訊放大器、混波器、鎖相迴路電路以及一個鏡頻拒斥濾波器,在設計上將採用創新之結構自偏式低雜訊放大器及小型化鏡頻拒斥濾波器及吉伯特式混波器以將射頻訊號降至中頻,而本地振盪源是採鎖相迴路形成的頻率合成器,在設計上是採用簡化型壓控振盪器再加上除頻、控制電路及迴路濾波器成為一個整數型鎖相迴路電路﹔最後再將上述電路整合在同一個晶元上以達成電路小型化及低功率消耗的設計目標。
Project IDs
Project ID:PB9508-4036
External Project ID:NSC95-2221-E182-065
External Project ID:NSC95-2221-E182-065
| Status | Finished |
|---|---|
| Effective start/end date | 01/08/06 → 31/07/07 |
Fingerprint
Explore the research topics touched on by this project. These labels are generated based on the underlying awards/grants. Together they form a unique fingerprint.