高效率暨務實之電阻式記憶體內運算深度神經網路加速器設計自動化平臺

  • Nien, Chin-Fu (PI)

研究計畫: 國家科學及技術委員會(原科技部) 國家科學及技術委員會學術補助

研究計畫-專案詳細資料

摘要

隨著物聯網市場的擴大,前人之研究工作指出,在2025年之際,全球將有十倍人口數量之物聯網裝置安裝完成並連結上網。電阻式記憶體內運算深度神經網路加速器可裝置於物聯網中並進行邊緣運算,可應用於視覺推理、入侵偵測、健康偵測並異常偵測。近年來,國內外之學術界與工業界皆投入大量研究經費開發電阻式記憶體內運算深度神經網路加速器。本計畫提出一電阻式記憶體內運算深度神經網路加速器設計自動化平臺,期望藉此平臺之幫助,可大幅減少架構設計師之開發時間,不僅可以降低相關晶片產業投入深度神經網路加速器架構設計之門檻,亦可在國際學術舞台中對我國有所貢獻。

Project IDs

系統編號:PB11106-0340
原計畫編號:MOST111-2222-E182-003
狀態已完成
有效的開始/結束日期01/06/2231/05/23

Keywords

  • 電子電機工程
  • 電阻式記憶體
  • 深度學習
  • 硬體加速器
  • 設計自動化平臺

指紋

探索此研究計畫-專案觸及的研究主題。這些標籤是根據基礎獎勵/補助款而產生。共同形成了獨特的指紋。